|
VALOR DE LOS REGISTROS DESPUÉS DEL RESET Se produce un RESET al mantener la patilla reset (pin 9) a nivel alto durante al menos dos ciclos máquina (24 periodos de oscilador). figura: CIRCUITO DE INICIALIZACIÓN La entrada RST es muestreada en la fase S5P2 de cada ciclo máquina. Las patillas de los puertos conservan su estado lógico durante el tiempo correspondiente a 19 periodos del oscilador después de la fase S5P2 en la que se ha detectado un estado lógico 1 en RST. Por consiguiente, una línea de un puerto configurada como salida puede conservar su estado después de la aparición de una orden de inicialización durante un intervalo de tiempo que varia entre 19 y 31 periodos del oscilador Mientras la entrada RST está a 1, las señales ALE y PSEN' permanecen forzadas a estado 1. Cuando RST vuelve a pasr al estado inactivo 0, habrá que esperar uno o dos ciclos máquina antes que las señales recuperen su cadencia normal. figura: CRONOGRAMA DE INICIALIZACIÓN El contenido de los registros después de conectar la alimentación o después de hacer un reset es el siguiente:
X=Indefinido *=Registro direccionable bit a bit (1) HMOS y CHMOS son distintas tecnologías con las que pueden estar fabricados el µC 8051
|