Reset de Power-on Un circuito de Reset de Power-on (POR) asegura que el dispositivo se resetea desde el power-on. Un clock del Timer interno del oscilador del Watchdog le impide al MCU empezar hasta después de un cierto periodo después de que VCC ha alcanzado la tensión umbral de Power-on (VPOT), sin tener en cuenta el tiempo de subida de VCC (vea la siguiente figura). El bit FSTRT de fusible en la Flash puede programarse para dar un tiempo de comienzo más corto si un resonador cerámico o cualquier otro oscilador de rápido comienzo es usado como clock del MCU. |
Figura. MCU Start-up, RESET ' y VCC unidos |
Si el retraso de comienzo es suficiente, el RESET puede conectarse directamente a VCC o vía una resistencia de pull-up externa. Manteniendo el bit bajo durante un periodo después de que VCC se ha aplicado, el periodo de Reset de Power-on puede extenderse. Observe la figura para un ejemplo de temporización. |
Figura. MCU Start-up, RESET ' controlado externamente |