|
Memorias de programa y de datos no volátiles. |
- 16K bytes de FLASH autoprogramable en sistema. |
Resistencia: 1.000 ciclos de escritura / borrado. |
- Sección de código añadida opcional con bits de bloqueo independientes. |
Programación en sistema con el programa
añadido On-Chip. |
Operación de lectura durante la escritura. |
- 512 bytes de EEPROM. |
Resistencia: 100.000 ciclos de escritura / borrado. |
- 1K bytes de SRAM interna. |
- Hasta 64K bytes de espacio de memoria externa opcional. |
- Bloqueo (cerradura) programable para la seguridad del software. |
|
Interface JTAG. |
- Mantenimiento de eliminación de errores On-Chip. |
- Programación de FLASH, EEPROM, fusibles y bits de bloqueo a través de |
la interface JTAG. |
- Capacidades de Boundary Scan de acuerdo con el Standard (norma) JTAG. |
|
Características de los periféricos.
|
- Dos Timer/Contadores de 8 bits con prescaler separado y modo
comparación. |
|
- Dos Timer/Contadores de 16 bits con prescaler separado, modo
comparación y |
|
modo de captura. |
|
- Comparador analógico On-Chip. |
|
- Timer watchdog programable con oscilador separado On-Chip. |
|
- Interface serie SPI maestro/esclavo. |
|
- Doble USART serie programable. |
|
- Contador en tiempo real con oscilador separado. |
|
- 6 canales de PWM. |
|